更多“8086微处理器工作于5MHz时钟频率时,能获得______MIPS? ”相关问题
  • 第1题:

    以下叙述中,不正确的是( )。

    A.PentiumⅡ的电压识别VID总线扩展到了5位

    B.现在PentiumⅢ微处理器内部的L2 cache有半速和全速两种时钟频率

    C.Pentium4采用了超流水线结构

    D.Pentium微处理器与8086微处理器相比,多了两个段寄存器


    正确答案:B
    解析:PentiumⅢ微处理器内部的L2cache有半速和全速两种时钟频率,目前已无半速产品。

  • 第2题:

    当网络节点时钟出现大的频率偏差时,则网络工作于异步方式。


    正确

  • 第3题:

    当传输网络节点时钟出现大的频率偏差时,则网络工作于准同步方式。


    正确

  • 第4题:

    下面是关于Pentium微处理器的叙述,其中错误的是______。

    A.Pentium Ⅱ的电压识别VID总线扩展到了5位

    B.现在Pentium Ⅲ微处理器内部的L2 Cache有半速和全速两种时钟频率

    C.Pentium 4采用了超流水线结构

    D.Pentium微处理器与8086微处理器相比,多了两个段寄存器


    正确答案:B
    解析:PentiumⅢ微处理器内部的L2Cache有半速和全速两种时钟频率,目前已无半速产品。

  • 第5题:

    8、8086微处理器一个总线周期由几个时钟周期组成?在CPU访问内存时,如果内存速度慢,则需要插入1个或多个等待周期TW,它将插入到总线周期的哪个时钟周期之后?


    当微处理器对存储器进行存取操作时,需要其BIU执行一个总线周期。一个总线周期由4个状态(T1~T4)组成。在T3时,若检测到READY=0,则在T3之后将插入一个至几个Tw状态。