更多“用( )辅以数据选择器,可以构成各种序列信号发生器。A、触发器B、计数器C、编码器D、译码器 ”相关问题
  • 第1题:

    2、VGA的行同步信号HSync可以采用什么方法生成?

    A.多路选择器

    B.译码器

    C.计数器

    D.编码器


    R、G、B三基色信号

  • 第2题:

    2、设计序列信号发生器的输出序列0011 1001,0011 1001,采用计数器74293和8选1数据选择器实现。


    要产生10位序列信号并周期性地输出,首先应用十进制计数器产生10个能周期循环的状态,然后用8选1数据选择器通过对这10个状态的选择输出形成所要求的序列信号。为此选择74160来实现10个状态,用74LS1518选1数据选择器作为序列信号形成电路。实现电路如图所示。 表2.29 Q 3 Q 2 Q 1 Q 0 Y 0 0 0 0 0 0 0 0 1 1 0 0 0 0 1 1 1 1 0 0 0 0 1 1 0 0 1 1 0 0 0 1 0 1 0 1 0 1 0 1 0 0 1 0 1 1 0 1 1 1 图中74160的Q 2 Q 1 Q 0 作为74LS151的地址,分别送到其A 2 、A 1 、A 0 端。根据序列信号输出Y与74160的Q 3 Q 2 Q 1 Q 0 的关系可列出表6.29所示的真值表。 由真值表可写出Y的逻辑表达式为 Y=Q 3 (Q' 2 Q' 1 Q' 0 )+Q 3 (Q' 2 Q' 1 Q 0 )+Q' 3 (Q' 2 Q 1 Q' 0 )+ 0(Q' 2 Q 1 Q 0 )+Q' 3 (Q 2 Q' 1 Q' 0 )+Q' 3 (Q 2 Q' 1 Q 0 )+ 0(Q 2 Q 1 Q' 0 )+Q' 3 (Q 2 Q 1 Q 0 ) 若令A 2 ,A 1 ,A 0 接Q 2 ,Q 1 ,Q 0 ,则由上式可得A 0 =Q 3 ,A 1 =Q 3 ,A 2 =Q' 3 ,A 3 =0,A 4 =Q' 3 ,A 5 =Q' 3 ,A 6 =0,A 7 =Q' 3 ,从而就得到如图的电路。

  • 第3题:

    2、用计数器74LS161和数据选择器74LS151设计一个能产生01101011序列码的序列信号发生器。


    该电路是一序列信号发生器,循环产生11101000序列。

  • 第4题:

    用计数器74LS161和数据选择器74LS151设计一个能产生01101011序列码的序列信号发生器。


    该电路是一序列信号发生器,循环产生11101000序列。

  • 第5题:

    20、下列 不属于组合逻辑电路。

    A.序列信号发生器

    B.寄存器

    C.环形计数器

    D.译码器

    E.超前进位加法器

    F.优先编码器


    寄存器;计数器